일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- 양자역학의공준
- DRAM
- GPU
- CuDNN
- HA
- CUDA
- 쿠버네티스
- jhVM
- deep_learning
- Semiconductor
- C++
- SpMM
- POD
- Qubit
- dnn
- quantum_computing
- flash_memory
- sycl
- jhDNN
- nvidia
- cloud
- 딥러닝
- FPGA
- 반도체기초
- 클라우드
- convolution
- Compression
- stl
- 반도체
- kubernetes
Archives
- Today
- Total
목록BL (1)
Computing
DRAM Cell 정리 [2] (Transistor Gate, Short Channel Effect, RCAT, BCAT)
반도체 및 DRAM 설계를 공부하면서 정리한 내용으로 틀린 내용이 있을 수 있습니다. :) 이전글1. DRAM Cell 정리 [1] (1T1C Cell, Cell Array, Cell Layout) 이전글에서 DRAM Cell을 구체적인 구현에 대해서 정리하였다. DRAM Cell은 1T1C 구조로 1개의 Transistor (Tr)와 1개의 Capacitor (Cap)로 구성된다. Cap 는 1 bit 데이터를 저장하는 저장소 역할로, 전기가 Cap 에 모여있으면 1 bit를 비어있으면 0 bit를 의미한다. Tr 는 데이터를 쓸지 말지를 결정하는 스위치 역할로, Tr 가 On되면 Cap 가 외부 회로와 연결되어 데이터를 쓰거나 데이터를 읽어올 수 있다. 1T1C Cell은 Word Line (WL)..
Semiconductor/jhFAB
2024. 7. 7. 20:18