일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- Qubit
- cloud
- dnn
- 쿠버네티스
- 클라우드
- 양자역학의공준
- convolution
- deep_learning
- SpMM
- CuDNN
- HA
- stl
- GPU
- nvidia
- jhVM
- FPGA
- POD
- Semiconductor
- sycl
- 반도체
- DRAM
- CUDA
- 반도체기초
- C++
- 딥러닝
- kubernetes
- Compression
- flash_memory
- jhDNN
- quantum_computing
Archives
- Today
- Total
목록Bank (1)
Computing
DRAM Memory Organization - 1 : 소개
Main Memory Subsystem Fig 1.은 CPU가 어떻게 메모리에 접근하는 지를 간략히 잘 나타내고 있다. CPU는 code를 실행할 때, virtual memory address 기준으로 실행한다. Virtual address는 CPU 내의 memory management unit(MMU)에 의해서 physical address로 translate된다. Physical address를 이용해 memory controller는 main memory(DRAM)에 저장된 데이터의 실제 위치를 계산해낸다. 이때 main memory는 다음과 같은 계층 구조로 데이터 저장 시스템을 이루고 있다. Fig 2. memory system 구조도는 memory가 어떤 계층으로 구성되는 지를 보여준다. 이번..
Semiconductor/RAM
2022. 3. 27. 13:36