일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
- nvidia
- CuDNN
- 반도체
- quantum_computing
- 양자역학의공준
- DRAM
- Semiconductor
- 쿠버네티스
- flash_memory
- convolution
- 딥러닝
- jhDNN
- FPGA
- jhVM
- stl
- cloud
- CUDA
- C++
- sycl
- 클라우드
- dnn
- HA
- kubernetes
- 반도체기초
- Compression
- SpMM
- deep_learning
- Qubit
- POD
- GPU
- Today
- Total
목록Capacitor (2)
Computing
반도체 및 DRAM 설계를 공부하면서 정리한 내용으로 틀린 내용이 있을 수 있습니다. :) 1T1C Cell & Cell Array Schematic Fig 1. 은 DRAM Cell과 Cell들의 배치를 나타내는 Schematic diagram이다. DRAM Cell 하나는 1 Transistor & 1 Capacitor (1T1C 구조)로 이루어진다[2]. 이전글에서도 정리하였는데, Capacitor는 전기 신호 1 또는 0을 저장하는 기억소자 역할을 담당한다. Capacitor에 일정량 이상의 전하가 충전되면 1이 저장되었음을 의미한다. 반대로 Capacitor가 방전되었을 때에는 0이 저장되었음을 의미한다. Transistor (NMOS)는 전자가 Capacitor에 쌓이거나 혹은 방출되도록 조..
이전 포스터에서 P형 반도체와 N형 반도체의 특성 및 그것들의 접합하여 만든 P-N 접합 다이오드 (P-N junction diode)에 대하여 정리하였다. 이번 포스터에서는 P형, N형 반도체 및 P-N 접합 특성을 활용한 또 다른 소자인 커패시터에 대하여 정리하고자 한다. 커패시터 Capacitor 커패시터, 축전기는 전기전자회로에서 전기 용량을 전기적 퍼텐셜 에너지로 저장하는 장치[1]로, 쉽게 생각하여 전기를 저장하는 소자이다. Fig 1. 왼쪽 그림은 커패시터를 나타낸 모형도로 두 개의 판(plates) 사이에 유전체(dielectric)을 넣어서 만들어진다. 두 개의 판에 Vc의 전압을 인가할 경우, 유전체에는 Q만큼의 전하량이 저장된다. 커패시터에서 전기가 실제로 저장되는 물질이 바로 유전체..